一、用人單位簡介
合肥綜合性國家科學(xué)中心人工智能研究院(以下簡稱“研究院”)是參照國家實驗室體制機制建設(shè)運行的新型研發(fā)機構(gòu),為登記設(shè)立的安徽省事業(yè)單位法人。研究院由中國科學(xué)院和安徽省共同發(fā)起建設(shè),中國科學(xué)技術(shù)大學(xué)是研究院的依托和管理單位,中國科學(xué)技術(shù)大學(xué)先進技術(shù)研究院是研究院的前期依托建設(shè)單位。研究院按照“一院多中心”進行總體布局,即研究院由院本部和多個聯(lián)合研究中心組成。
研究院充分利用中國科學(xué)院和安徽省在人工智能領(lǐng)域的創(chuàng)新資源和人才優(yōu)勢,按照合肥綜合性國家科學(xué)中心的總體部署,牢牢把握長三角一體化發(fā)展上升為國家戰(zhàn)略的重大機遇,統(tǒng)籌加強基礎(chǔ)研究、應(yīng)用基礎(chǔ)研究和技術(shù)創(chuàng)新,致力于推動人工智能理論、方法、工具、系統(tǒng)等方面取得變革性、顛覆性突破,構(gòu)建有效的關(guān)鍵核心技術(shù)攻關(guān)、成果轉(zhuǎn)化、示范應(yīng)用機制,引領(lǐng)人工智能學(xué)科前沿和技術(shù)創(chuàng)新方向,爭創(chuàng)國家實驗室。
基于DRAM存算一體的人工智能芯片團隊針對基于深度學(xué)習(xí)的目標(biāo)檢測實時應(yīng)用的高算力、高帶寬需求,對基于DRAM的存算一體架構(gòu)進行研究。項目研究團隊在存算一體芯片相關(guān)領(lǐng)域,包括處理器設(shè)計、存算一體架構(gòu)、視覺處理硬件加速器VLSI架構(gòu)、數(shù)字/模擬集成電路設(shè)計、片上系統(tǒng)設(shè)計等方面開展了長期的研究工作,在國家自然科學(xué)基金青年、面上、重點,科技部重點研發(fā)計劃等項目資金的支持下,在相關(guān)領(lǐng)域積累了堅實的研究基礎(chǔ),在超大規(guī)模集成電路設(shè)計領(lǐng)域的知名期刊和會議上發(fā)表數(shù)十篇論文。
團隊負責(zé)人康一研究員,現(xiàn)為中國科學(xué)技術(shù)大學(xué)信息學(xué)院教授;他在清華大學(xué)電子工程系獲得學(xué)士及碩士學(xué)位,在UIUC(美國伊利諾伊大學(xué)香檳分校)獲得計算機科學(xué)博士學(xué);畢業(yè)后在美國硅谷加入數(shù)家高科技企業(yè),并于2003年加入展訊通信技術(shù)有限公司,曾任公司首席科學(xué)家。他是存算融合的最早期研究者之一,在上世紀90年代首次提出FlexRAM的存算融合體系架構(gòu),他的關(guān)于存算融合的論文“FlexRAM Towards an Intelligent Memory System”在Google學(xué)術(shù)搜索中的被引次數(shù)近300次,F(xiàn)lexRAM架構(gòu)也成為UIUC團隊隨后多年在存算融合方面的主要研究方向。他曾作為設(shè)計工程師參與過大型服務(wù)器用CPU 芯片的研發(fā)(該芯片是當(dāng)時世界上性能最高的服務(wù)器CPU之一),對多處理器系統(tǒng)中的存儲系統(tǒng)架構(gòu)和電路實現(xiàn)有著第一手的經(jīng)驗。他曾領(lǐng)導(dǎo)過低功耗移動CPU核的研發(fā)項目,該項目在世界上首次將并發(fā)多線程技術(shù)應(yīng)用于移動應(yīng)用處理器。近年來,他也在深度學(xué)習(xí)等人工智能算法實現(xiàn)方面展開了深入研究,并在2018亞洲固態(tài)電路大會(ASSCC)上做了有關(guān)人工智能領(lǐng)域通用處理器的大會特邀報告。他曾作為項目負責(zé)人承擔(dān)過包括
團隊成員陳松副研究員,現(xiàn)為中國科學(xué)技術(shù)大學(xué)信息學(xué)院副教授;2005年畢業(yè)于清華大學(xué)計算機系獲碩士和博士學(xué)位,2005年至2012年在日本早稻田大學(xué)從事博士后和助理教授工作。2012年作為 “軌道制”副教授引進人才加入中國科學(xué)技術(shù)大學(xué)信息科學(xué)技術(shù)學(xué)院,后兼聘到綜合性國家科學(xué)中心人工智能研究院。從事智能芯片設(shè)計、電子設(shè)計自動化方面的研究。主持國家自然科學(xué)基金項目4項,作為核心骨干參與了科技部重點研發(fā)計劃、中國科學(xué)院先導(dǎo)B等項目的研究工作。2018年中國科學(xué)技術(shù)大學(xué)“優(yōu)秀博士論文”指導(dǎo)老師。在IEEE/ACM匯刊、IEICE匯刊等知名國際期刊上發(fā)表SCI論文40余篇,同行評議會議論文70余篇。
期待您的加入!
二、招聘崗位列表
招聘崗位 |
招聘人數(shù) |
學(xué)歷要求 |
數(shù)字IC設(shè)計工程師 |
1 |
碩士 |
數(shù)字后端工程師 |
1 |
碩士 |
系統(tǒng)工程師 |
1 |
碩士 |
目標(biāo)檢測算法博士后 |
1 |
博士 |
三、招聘崗位及具體要求
1、崗位名稱: 數(shù)字IC設(shè)計工程師
崗位人數(shù): 1
崗位職責(zé): 實現(xiàn)代碼設(shè)計與驗證,數(shù)字綜合與時序分析
任職要求:
1) 精通常用數(shù)字接口電路設(shè)計或算法的寄存器傳輸級(RTL)設(shè)計。
2) 熟悉Verilog、SystemVerilog或VHDL等硬件設(shè)計驗證語言;
3) 熟練使用Synopsys或Cadence數(shù)字前端設(shè)計工具;
4) 熟練使用腳本語言進行設(shè)計工具及環(huán)境開發(fā)如Perl, Shell, TCL等;
5) 不具上述條件,但具有相關(guān)專業(yè)背景且有強烈學(xué)習(xí)興趣者。
6) 年齡40歲以下,身心健康。
2、崗位名稱: 數(shù)字后端工程師
崗位人數(shù): 1
崗位職責(zé): 負責(zé)數(shù)字版圖設(shè)計相關(guān)工作
任職要求:
1) 熟悉Synospys、Cadence或Mentor等公司后端版圖設(shè)計工具;
2) 熟悉數(shù)字集成電路設(shè)計流程,具有版圖設(shè)計經(jīng)驗者;
3) 不具備上述條件,但具有相關(guān)專業(yè)背景且有強烈學(xué)習(xí)興趣者;
4) 年齡40歲以下,身心健康。
3、崗位名稱: 系統(tǒng)工程師
崗位人數(shù): 1
崗位職責(zé): 負責(zé)PCB板設(shè)計開發(fā)相關(guān)工作
任職要求:
1) 熟悉常用數(shù)字接口電路協(xié)議、Xilinx FPGA核心板、模板原理圖設(shè)計;
2) 具有嵌入式系統(tǒng)開發(fā)經(jīng)驗;
3) 不具備上述條件,但具有相關(guān)專業(yè)背景且有強烈學(xué)習(xí)興趣者;
4) 年齡40歲以下,身心健康。
4、崗位名稱: 目標(biāo)檢測算法博士后
崗位人數(shù): 1
崗位職責(zé):
1) 負責(zé)開發(fā)目標(biāo)檢測算法;
2) 負責(zé)目標(biāo)檢測網(wǎng)絡(luò)的剪枝量化工作。
任職要求:
1) 具有深度學(xué)習(xí)和圖像處理相關(guān)知識背景;熟悉常用深度學(xué)習(xí)目標(biāo)檢測模型者優(yōu)先;
2) 具有計算機體系結(jié)構(gòu)、算術(shù)邏輯等硬件知識者優(yōu)先;
3) 年齡40歲以下,身心健康。
四、報名及聯(lián)系方式
1.報名截止日期:崗位招滿為止
2.符合條件的應(yīng)聘者可將個人簡歷以電子郵件方式發(fā)送至簡歷收取郵箱(郵件主題:應(yīng)聘崗位-學(xué)校-專業(yè)-學(xué)歷-姓名 ),我院將通過郵件、電話等方式通知應(yīng)聘人員后續(xù)面試環(huán)節(jié)。
3.我院尊重和維護應(yīng)聘者的隱私權(quán),對應(yīng)聘者的信息嚴格保密,應(yīng)聘材料恕不退回。
聯(lián)系人: 陳老師
單位地址:合肥市望江西路5089號
為防止簡歷投遞丟失請抄送一份至:boshijob@126.com(郵件標(biāo)題格式:應(yīng)聘職位名稱+姓名+學(xué)歷+專業(yè)+中國博士人才網(wǎng))
中國-博士人才網(wǎng)發(fā)布
聲明提示:凡本網(wǎng)注明“來源:XXX”的文/圖等稿件,本網(wǎng)轉(zhuǎn)載出于傳遞更多信息及方便產(chǎn)業(yè)探討之目的,并不意味著本站贊同其觀點或證實其內(nèi)容的真實性,文章內(nèi)容僅供參考。