公司簡(jiǎn)介
山東產(chǎn)研微電子技術(shù)研究院有限公司是山東產(chǎn)業(yè)技術(shù)研究院(國(guó)資)旗下全資子公司,總部位于山東濟(jì)南。公司聚焦半導(dǎo)體核心技術(shù)研發(fā),為行業(yè)客戶提供集成電路產(chǎn)品設(shè)計(jì),工藝/設(shè)計(jì)優(yōu)化、工藝客制化研發(fā)以及先進(jìn)封裝集成等一系列全方位的服務(wù),幫助客戶實(shí)現(xiàn)產(chǎn)品成本/性能的最優(yōu)化目標(biāo)和提供最具競(jìng)爭(zhēng)力的芯片核心技術(shù)。
公司提供多元化的發(fā)展通道和有競(jìng)爭(zhēng)力的薪酬。歡迎有志從事半導(dǎo)體技術(shù)工作的優(yōu)秀應(yīng)屆畢業(yè)生加入。
招聘對(duì)象:
國(guó)內(nèi):畢業(yè)時(shí)間為2023.1.1-2023.12.31應(yīng)屆畢業(yè)生
海外:畢業(yè)時(shí)間為2022.1.1-2023.12.31應(yīng)屆畢業(yè)生
工作地點(diǎn):上海張江、深圳龍崗區(qū)、山東濟(jì)南
招聘崗位
崗位名稱 |
崗位職責(zé) |
專業(yè) |
學(xué)歷 |
需求人數(shù) |
工藝開(kāi)發(fā)工程師 |
1、從事半導(dǎo)體核心工藝開(kāi)發(fā)技術(shù)的創(chuàng)新研究,負(fù)責(zé)相關(guān)工藝開(kāi)發(fā)試驗(yàn)的制定和實(shí)施,創(chuàng)新性解決產(chǎn)品在實(shí)現(xiàn)過(guò)程中的工藝技術(shù)難題,提高產(chǎn)品核心競(jìng)爭(zhēng)力; 2、提出新的技術(shù)方向,技術(shù)方案及創(chuàng)新項(xiàng)目。輸出專利,技術(shù)提案等,體現(xiàn)公司品牌和技術(shù)競(jìng)爭(zhēng)力; 3、支撐產(chǎn)品商業(yè)成功,提出和論證所提技術(shù)方案,應(yīng)用于產(chǎn)線并積極引導(dǎo)產(chǎn)線方向; 4、完成從機(jī)臺(tái)選擇到產(chǎn)品工藝研發(fā),再到產(chǎn)品上線運(yùn)營(yíng)維護(hù)等產(chǎn)品工藝開(kāi)發(fā)的各個(gè)環(huán)節(jié); 5、協(xié)助國(guó)產(chǎn)設(shè)備廠商進(jìn)行國(guó)產(chǎn)機(jī)臺(tái)評(píng)估及驗(yàn)證。 |
微電子、電子,材料,物理、化學(xué)、等理工科專業(yè) |
碩士及以上 |
5 |
良率提升工程師 |
1、協(xié)助Device,PIE進(jìn)行工藝流程開(kāi)發(fā),針對(duì)工藝開(kāi)發(fā)過(guò)程中缺陷進(jìn)行分析,制定改進(jìn)方案; 2、負(fù)責(zé)新產(chǎn)品和成熟工藝產(chǎn)品,缺陷檢測(cè)程式的開(kāi)發(fā)和建立,并制定持續(xù)改善計(jì)劃; 3、對(duì)所負(fù)責(zé)產(chǎn)品進(jìn)行缺陷預(yù)警及缺陷狀況分析,推動(dòng)問(wèn)題改善,降低各類產(chǎn)品缺陷,提升產(chǎn)品良率; 4、負(fù)責(zé)工藝固化后的平臺(tái)轉(zhuǎn)移中的良率檢測(cè)技術(shù)轉(zhuǎn)移的標(biāo)準(zhǔn)化及驗(yàn)證; 5、協(xié)助國(guó)產(chǎn)設(shè)備廠商進(jìn)行國(guó)產(chǎn)機(jī)臺(tái)評(píng)估及驗(yàn)證。 |
微電子、物理,光學(xué),半導(dǎo)體材料,化學(xué)等理工專業(yè) |
碩士及以上 |
2 |
PDK工程師 |
1、與工藝與研發(fā)和器件開(kāi)發(fā)部門(mén)協(xié)作,收集相關(guān)需求,制定PDK開(kāi)發(fā)計(jì)劃; 2、設(shè)定/評(píng)審PDK指標(biāo); 3、了解PDK中各個(gè)器件參數(shù),完成DRC/LVS/RC/DFM/LFD仿真的驗(yàn)證工作; 4、使用EDA工具完成PDK的開(kāi)發(fā),包括器件PCell的開(kāi)發(fā)。 |
微電子、電子,物理、計(jì)算機(jī)編程等理工科專業(yè) |
碩士及以上 |
3 |
工藝集成工程師 |
1、從事芯片制造設(shè)計(jì)規(guī)則定義、工藝流程的制定及各工藝指標(biāo)制定,并整合完成整套工藝流程開(kāi)發(fā); 2、協(xié)調(diào)各部門(mén)設(shè)計(jì)、執(zhí)行、分析各類實(shí)驗(yàn)以及改善產(chǎn)品工藝、提升良率; 3、工藝固化并形成平臺(tái)化技術(shù)轉(zhuǎn)移的標(biāo)準(zhǔn)制定及技術(shù)轉(zhuǎn)移的流程標(biāo)準(zhǔn)化; 4、新產(chǎn)品導(dǎo)入;追蹤、處理晶圓流片過(guò)程并做數(shù)據(jù)分析,提交分析報(bào)告;提出工藝失效分析需求;負(fù)責(zé)半導(dǎo)體器件特性測(cè)試與結(jié)果分析; 5、積極推動(dòng)設(shè)計(jì)/制造工藝/成本優(yōu)化,積極參與新設(shè)備、新材料的評(píng)估,提高生產(chǎn)能力和品質(zhì),最大限度地降低工藝成本,提升產(chǎn)品競(jìng)爭(zhēng)力。 |
微電子、電子工程、物理、半導(dǎo)體材料、半導(dǎo)體器件與半導(dǎo)體物理相關(guān)專業(yè) |
碩士及以上 |
4 |
器件工程師 |
1、利用仿真軟件,版圖軟件實(shí)施半導(dǎo)體器件的結(jié)構(gòu)設(shè)計(jì),版圖設(shè)計(jì),制造流程設(shè)計(jì); 2、實(shí)施半導(dǎo)體器件的實(shí)驗(yàn)DOE設(shè)計(jì),流片方案設(shè)計(jì)和驗(yàn)收,包含和代工廠的協(xié)同開(kāi)發(fā),器件的測(cè)試和驗(yàn)證等必要的新產(chǎn)品驗(yàn)證環(huán)節(jié); 3、實(shí)驗(yàn)數(shù)據(jù)分析,整理,并發(fā)揮創(chuàng)新思維將研發(fā)工作中的技術(shù)轉(zhuǎn)化為新產(chǎn)品和知識(shí)產(chǎn)權(quán); 4、負(fù)責(zé)內(nèi)部客戶的技術(shù)支持,保證體系認(rèn)證,質(zhì)量管理得以順暢運(yùn)行; 5、負(fù)責(zé)外部客戶特別是潛在外部客戶的技術(shù)支持。 |
微電子、電子工程、物理、半導(dǎo)體器件與半導(dǎo)體物理相關(guān)專業(yè) |
碩士及以上 |
2 |
工藝可靠性工程師 |
1、設(shè)計(jì)可靠性測(cè)試結(jié)構(gòu),研究、開(kāi)發(fā)新的半導(dǎo)體器件可靠性測(cè)試方法和標(biāo)準(zhǔn); 2、測(cè)試評(píng)估工藝研發(fā)過(guò)程中可靠性,如HCI、NBTI、GOI、C-V、Charge pumping,并進(jìn)行數(shù)據(jù)分析,以評(píng)估工藝可靠性和產(chǎn)品的使用壽命; 3、研究先進(jìn)制程中的可靠性失效機(jī)理,提供工藝可靠性改善方案,以確保工藝研發(fā)過(guò)程中可靠性和產(chǎn)品的使用壽命; 4、執(zhí)行產(chǎn)品可靠性驗(yàn)證、評(píng)估和監(jiān)控,評(píng)估工程變更和工程異常帶來(lái)的可靠性風(fēng)險(xiǎn); 5、熟練操作半導(dǎo)體相關(guān)可靠性測(cè)試設(shè)備,負(fù)責(zé)晶圓或封裝模組生產(chǎn)和研發(fā)項(xiàng)目相關(guān)的可靠性項(xiàng)目考核及出具考核報(bào)告; 6、提供公司內(nèi)外可靠性相關(guān)的技術(shù)咨詢。 |
微電子、電子工程、物理、半導(dǎo)體材料、半導(dǎo)體器件與半導(dǎo)體物理相關(guān)專業(yè) |
碩士及以上 |
3 |
器件模型工程師 |
1、根據(jù)設(shè)計(jì)規(guī)則和器件結(jié)構(gòu),通過(guò)和版圖工程師溝通,設(shè)計(jì)測(cè)試結(jié)構(gòu)以滿足SPICE模型的建立; 2、器件電學(xué)性能測(cè)試和數(shù)據(jù)分析; 3、根據(jù)器件性能和工藝相關(guān)信息,建立各類器件的SPICE模型,包括建立模型公式、模型參數(shù)提。ù_保模型能準(zhǔn)確的表征器件電學(xué)性能)、模型質(zhì)量檢查和器件模型描述文檔的建立; 4、和PDK工程師溝通模型相關(guān)信息,確保Model/Pcell/LVS/PEX等技術(shù)文件的無(wú)縫銜接; 5、客戶支持,幫助內(nèi)部和外部客戶解決關(guān)于模型使用相關(guān)的技術(shù)問(wèn)題。 |
微電子、電子工程、物理、半導(dǎo)體材料、半導(dǎo)體器件與半導(dǎo)體物理相關(guān)專業(yè) |
碩士及以上 |
2 |
芯片測(cè)試工程師 |
1、根據(jù)業(yè)界主流ATE機(jī)臺(tái),負(fù)責(zé)芯片工程驗(yàn)證和量產(chǎn)測(cè)試解決方案設(shè)計(jì); 2、開(kāi)發(fā)軟件程序,設(shè)計(jì)硬件接口,完成芯片工程驗(yàn)證和量產(chǎn)導(dǎo)入相關(guān)測(cè)試、分析工作; 3、海量數(shù)據(jù)分析和驗(yàn)證數(shù)據(jù)深入挖掘,持續(xù)優(yōu)化芯片可測(cè)試性設(shè)計(jì)及測(cè)試方案、提高覆蓋率和測(cè)試效率和成本競(jìng)爭(zhēng)力。 |
電子科學(xué)與技術(shù)、儀器科學(xué)與技術(shù)、控制科學(xué)與工程、信息與通信工程、計(jì)算機(jī)科學(xué)與技術(shù)等相關(guān)專業(yè) |
本科及以上 |
3 |
芯片封裝工程師 |
1、提供芯片封裝設(shè)計(jì)及工程方案,提供相應(yīng)的結(jié)構(gòu)、應(yīng)力、散熱技術(shù)分析,保證芯片封裝的可制造性和可靠性; 2、端到端地負(fù)責(zé)產(chǎn)品封裝開(kāi)發(fā)以及應(yīng)用相關(guān)的工程質(zhì)量; 3、調(diào)研先進(jìn)封裝技術(shù)演進(jìn)方向,與業(yè)界領(lǐng)先的研究機(jī)構(gòu)和封裝廠商合作,進(jìn)行先進(jìn)封裝技術(shù)的PathFinding,技術(shù)開(kāi)發(fā)及NPI導(dǎo)入等工作,提前探索可行的先進(jìn)封裝技術(shù)并做到技術(shù)Ready,從設(shè)計(jì)、工藝、材料、可靠性等角度并結(jié)合芯片架構(gòu)、電、熱、力、成本等方面進(jìn)行封裝技術(shù)開(kāi)發(fā)并轉(zhuǎn)化為芯片的封裝解決方案。 |
材料,工藝、力學(xué)、電子封裝、半導(dǎo)體等專業(yè)相關(guān)背景 |
本科及以上 |
2 |
芯片可靠性工程師 |
1、負(fù)責(zé)新產(chǎn)品導(dǎo)入可靠性驗(yàn)證,包括HTOL、HAST、TC、ESD、Latch-up等; 2、負(fù)責(zé)芯片小批量特性測(cè)試(Characterization),包括制定方案,提出驗(yàn)證需求,執(zhí)行測(cè)試,分析數(shù)據(jù),定位問(wèn)題,輸出報(bào)告,確保芯片各項(xiàng)規(guī)格/PVT特性滿足客戶需求/設(shè)計(jì)目標(biāo); 3、負(fù)責(zé)產(chǎn)品的失效分析,包括新產(chǎn)品、量產(chǎn)產(chǎn)品和客戶RMA產(chǎn)品的可靠性問(wèn)題。 |
微電子、集成電路、可靠性、材料學(xué)等相關(guān)專業(yè) |
本科及以上 |
2 |
數(shù)字芯片設(shè)計(jì)工程師 |
1、負(fù)責(zé)數(shù)字芯片總統(tǒng)方案設(shè)計(jì)、詳細(xì)方案設(shè)計(jì)、平臺(tái)設(shè)計(jì)及可行性分析;負(fù)責(zé)Verilog rtl實(shí)現(xiàn)及UT測(cè)試; 2、負(fù)責(zé)數(shù)字芯片EDA驗(yàn)證策略制定、驗(yàn)證feature提取、驗(yàn)證環(huán)境搭建、驗(yàn)證用例輸出;進(jìn)行完備的驗(yàn)證覆蓋,收集驗(yàn)證覆蓋率等; 3、面向接口模塊、數(shù);旌夏K的數(shù)字部分開(kāi)發(fā),進(jìn)行SOC集成工作。 |
微電子、集成電路、通信工程等 |
本科及以上 |
4 |
數(shù)字芯片驗(yàn)證工程師 |
1、負(fù)責(zé)數(shù)字芯片驗(yàn)證方案設(shè)計(jì)及模塊驗(yàn)證/系統(tǒng)驗(yàn)證; 2、負(fù)責(zé)數(shù)字芯片EDA驗(yàn)證策略制定、驗(yàn)證feature提取、驗(yàn)證環(huán)境搭建、驗(yàn)證用例輸出;進(jìn)行完備的驗(yàn)證覆蓋,收集驗(yàn)證覆蓋率等。 |
微電子、集成電路、通信工程等 |
本科及以上 |
2 |
芯片DFT工程師 |
1、負(fù)責(zé)數(shù)字芯片DFT測(cè)試策略、DFT設(shè)計(jì)方案設(shè)計(jì)及驗(yàn)證; 2、負(fù)責(zé)數(shù)字芯片DFT驗(yàn)證、DFT向量產(chǎn)生與仿真,DFT向量ATE調(diào)試輔助,DFT向量測(cè)試問(wèn)題定位/診斷等。 |
微電子、集成電路、通信工程等 |
本科及以上 |
2 |
數(shù)字芯片物理設(shè)計(jì)工程師 |
1、負(fù)責(zé)數(shù)字芯片F(xiàn)loorplan、CTS、Place、Routing、timing fix等物理設(shè)計(jì)相關(guān)工作; 2、負(fù)責(zé)數(shù)字芯片DRC、LVS、ANT等物理驗(yàn)證相關(guān)工作; 3、負(fù)責(zé)數(shù)字芯片物理設(shè)計(jì)時(shí)序收斂相關(guān)工作、ECO工作等。 |
微電子、集成電路、通信工程等 |
本科及以上 |
2 |
模擬芯片設(shè)計(jì)工程師 |
1、負(fù)責(zé)Serdes類或PMU電源類或ADC/DAC類或高速接口IO類模擬電路設(shè)計(jì)交付,包括需求分析、方案設(shè)計(jì)、電路開(kāi)發(fā)、仿真、樣片測(cè)試等工作。 |
微電子、集成電路、半導(dǎo)體等相關(guān)專業(yè) |
碩士及以上 |
5 |
模擬版圖工程師 |
1、協(xié)同模擬設(shè)計(jì)人員完成模擬和數(shù);旌想娐返陌鎴D設(shè)計(jì); 2、負(fù)責(zé)版圖的物理驗(yàn)證,包括DRC/LVS/ERC/ANT等; 3、負(fù)責(zé)版圖可靠性、ESD、Latch up等方面驗(yàn)證以及版圖優(yōu)化; 4、負(fù)責(zé)編寫(xiě)版圖驗(yàn)證以及交付數(shù)據(jù)文檔。 |
微電子、集成電路、半導(dǎo)體等相關(guān)專業(yè) |
本科及以上 |
3 |
面試流程:簡(jiǎn)歷投遞→業(yè)務(wù)面試→線上測(cè)評(píng)→綜合面試→offer
簡(jiǎn)歷接收郵箱:grace@sdmtri.com
校招日歷:
簡(jiǎn)歷投遞:2022年7月1日-2023年5月30日
面試時(shí)間:2022年8月開(kāi)始
Offer發(fā)放&簽約:2022年10月下旬開(kāi)始
薪酬福利
薪酬:
公司提供在中國(guó)半導(dǎo)體行業(yè)內(nèi)極具競(jìng)爭(zhēng)力的薪酬回報(bào),包括工資、績(jī)效獎(jiǎng)金、人才保留金及期權(quán)激勵(lì)。
福利:
六險(xiǎn)一金、節(jié)日禮品、生日福利、下午茶、餐補(bǔ)、部門(mén)團(tuán)建、員工入職體檢及年度體檢等。
聯(lián)系我們
公司總部:山東省濟(jì)南市歷城區(qū)旅游路國(guó)泰財(cái)智廣場(chǎng)
上海分公司:上海市浦東新區(qū)張江集電港
深圳分公司:深圳市龍崗區(qū)坂田街道星河WORLD
人力資源部聯(lián)系人:Grace
信息來(lái)源于網(wǎng)絡(luò),如有變更請(qǐng)以原發(fā)布者為準(zhǔn)。
來(lái)源鏈接:
https://career.fudan.edu.cn/Zhaopin/xiaozhao.html?id=373e9820-aaae-15eb-859e-6b94732f84a6&type=1
為防止簡(jiǎn)歷投遞丟失請(qǐng)抄送一份至:boshijob@126.com(郵件標(biāo)題格式:應(yīng)聘職位名稱+姓名+學(xué)歷+專業(yè)+中國(guó)博士人才網(wǎng))
中國(guó)-博士人才網(wǎng)發(fā)布
聲明提示:凡本網(wǎng)注明“來(lái)源:XXX”的文/圖等稿件,本網(wǎng)轉(zhuǎn)載出于傳遞更多信息及方便產(chǎn)業(yè)探討之目的,并不意味著本站贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,文章內(nèi)容僅供參考。