西安交通大學人工智能與機器人研究所新型計算架構(gòu)課題組,正在與國內(nèi)集成電路領(lǐng)軍企業(yè)開展項目合作,擬招聘科研工作人員若干名,所有科研工作人員應(yīng)聘基本條件為:計算機、電子、自動化等相關(guān)專業(yè),碩士及以上學歷,年齡為30周歲及以下,有相關(guān)工作經(jīng)驗者年齡可適當放寬;具有良好的溝通表達能力、較強的團隊合作意識,品行端正、勤奮踏實。
具體招聘科研工作人員及要求、薪資待遇、應(yīng)聘方式公告如下:
一、招聘科研工作人員崗位及要求
1、AI算法設(shè)計科研工作人員
*任職要求:
1)碩士以上學歷,有電子工程、微電子、通信、計算機等相關(guān)專業(yè)背景;
2)有扎實的計算機視覺、圖像處理等方面的基礎(chǔ)知識;
3)深入掌握人工智能和機器學習原理與方法;
4)具備將深度神經(jīng)網(wǎng)絡(luò)運用于大規(guī)模數(shù)據(jù)驅(qū)動型應(yīng)用的經(jīng)驗;
5)熟練掌握最前沿的機器學習工具TensorFlow,Caffe等;
6)精通Python,C++,CUDA等;
7)具有良好的英文技術(shù)文檔閱讀能力;
8)具有良好的團隊合作精神,良好的溝通能力,樂于分享,沉穩(wěn)務(wù)實。
*工作職責:
1)參與團隊AI芯片的算法適配;
2)負責計算機視覺任務(wù)為主的深度學習訓練、網(wǎng)絡(luò)壓縮等工作;
3)負責算法的設(shè)計開發(fā)及維護等工作;
4)參與AI芯片、編譯器的交互,系統(tǒng)軟件方案定制。
2、數(shù)字前端設(shè)計科研工作人員
*任職要求:
1)碩士以上學歷,有電子工程、微電子、通信、計算機等相關(guān)專業(yè)背景;
2)有扎實的數(shù)字電路、模擬電路、超大規(guī)模集成電路基礎(chǔ)知識;
3)有計算機體系結(jié)構(gòu)的基礎(chǔ)知識,了解主流處理器的基礎(chǔ)知識;
4)對VLSI技術(shù)有深入理解,能夠分析數(shù)字電路建立保持時間,對數(shù)字電路時序優(yōu)化有了解;
5)熟悉verilog,systemverilog,chisel等硬件設(shè)計語言;熟悉Linux,shell,perl,tcl等腳本語言的至少一種;
6)熟悉CadenceIES,SynopsysVCS,Simulator等至少一種仿真工具;
7)有芯片低功耗設(shè)計經(jīng)驗,有動態(tài)調(diào)頻調(diào)壓等經(jīng)驗;
8)具有良好的英文技術(shù)文檔閱讀能力;
9)具有良好的團隊合作精神,良好的溝通能力,樂于分享,沉穩(wěn)務(wù)實。
*工作職責:
1)參與芯片架構(gòu)設(shè)計與spec定義;
2)負責芯片整體設(shè)計spec,子模塊spec編寫,與其他同事拉通與分享;
3)負責芯片RTL編寫,子模塊自驗證等工作;
4)參與芯片后仿真驗證,測試方案定制,并支持芯片回片后的測試工作。
3、FPGA系統(tǒng)科研工作人員
*任職要求:
1)碩士以上學歷,有電子工程、微電子、通信、計算機等相關(guān)專業(yè)背景;
2)有扎實的數(shù)字電路、超大規(guī)模集成電路基礎(chǔ)知識;
3)熟練掌握verilog,systemverilog;熟悉python,c,c++等語言的至少一種;
4)熟練掌握Modelsim、QuestaSim、IES、VCS中至少一種仿真工具;
5)掌握FPGA項目研發(fā)的全流程技術(shù),包括方案設(shè)計、邏輯開發(fā)和調(diào)試、板卡研發(fā)、整機設(shè)備測試試驗等;
6)熟悉常用高速接口協(xié)議,具有高速串行接口serdes、DDR3/DDR4存儲接口、萬兆網(wǎng)接口、40G/100G光纖以太網(wǎng)接口、PCIe接口等高速接口研發(fā)與調(diào)試經(jīng)驗者,優(yōu)先考慮;
7)熟練掌握vivado工具,具有XilinxFPGA和Zynq系列開發(fā)經(jīng)驗者,使用過XilinxMicroBlazeIP、PCIeXDMAIP、RapidioIP者,優(yōu)先考慮;
8)具有良好的英文技術(shù)文檔閱讀能力;
9)具有良好的團隊合作精神,良好的溝通能力,樂于分享,沉穩(wěn)務(wù)實。
*工作職責:
1)參與FPGA系統(tǒng)應(yīng)用項目的方案規(guī)劃、總體方案設(shè)計、邏輯開發(fā)調(diào)試、系統(tǒng)聯(lián)調(diào)等方面的工作;
2)負責FPGA項目RTL編寫,子模塊自驗證,系統(tǒng)級驗證等工作;
3)參與芯片項目的FPGA端測試驗證,并支持芯片回片后的測試工作。
4、深度學習加速器(工具鏈/編譯器)軟件科研工作人員
*任職要求:
1)碩士以上學歷,有電子工程、通信、計算機、軟件等相關(guān)專業(yè)背景;
2)3年以上工作經(jīng)驗;
3)有計算機體系結(jié)構(gòu)的基礎(chǔ)知識,了解主流處理器的基礎(chǔ)知識;
4)精通C/C++語言,熟練使用Linux開發(fā)環(huán)境,對至少一種處理器構(gòu)架的開發(fā)使用有深入理解;
5)具有以下幾方面工作經(jīng)驗優(yōu)先:Linux驅(qū)動開發(fā)、CUDA計算加速、ARM/x86/DSP匯編指令集調(diào)優(yōu);
6)了解深度學習基本原理,了解編譯器的基本原理;
7)具有良好的英文技術(shù)文檔閱讀能力;
8)具有良好的團隊合作精神,良好的溝通能力,樂于分享,沉穩(wěn)務(wù)實。
*工作職責:
1)參與深度學習加速器編譯器等工具鏈軟件開發(fā);
2)參與深度學習加速器核心函數(shù)編寫、調(diào)試與性能優(yōu)化;
3)參與深度學習加速器芯片Linux驅(qū)動程序編寫與調(diào)試;
4)參與軟件功能測試與開發(fā)文檔編寫。
5、芯片驗證科研工作人員
*任職要求:
1)碩士以上學歷,有電子工程、微電子、通信、計算機等相關(guān)專業(yè)背景;
2)有扎實的的數(shù)字電路、超大規(guī)模集成電路、片上網(wǎng)絡(luò)等相關(guān)知識;
3)具備設(shè)計驗證相關(guān)經(jīng)驗(斷言,覆蓋率分析,門級仿真,時延反標等);
4)熟悉linux開發(fā)環(huán)境,熟練使用腳本語言(shell、perl、tcl等)和makefile;
5)熟悉Modelsim、VCS等至少一種仿真工具;
6)熟悉Verilog,SystemVerilog語言和UVM驗證方法學;
7)熟悉C/C++;
8)有ARM/DDR/USB/PCIE,LowPowerVerification低功耗設(shè)計驗證經(jīng)驗優(yōu)先;
9)具有良好的英文技術(shù)文檔閱讀能力;
10)良好的團隊合作精神,良好的溝通能力,樂于分享,沉穩(wěn)務(wù)實。
*工作職責:
1)理解設(shè)計需求,根據(jù)設(shè)計規(guī)范制定驗證計劃和驗證目標;
2)獨立完成驗證平臺搭建;
3)創(chuàng)建測試用例,進行仿真和調(diào)試;
4)RTL級和門級仿真;
5)基于代碼覆蓋率和功能覆蓋率分析的回歸測試;
6)問題的分析、解決和關(guān)閉。
二、薪資待遇及聘用方式
1)薪酬構(gòu)成為基本工資(含五險一金)+項目績效獎勵(視項目完成情況確定),特別優(yōu)秀者薪酬待遇面議;
2)按照科教院相關(guān)聘用規(guī)定執(zhí)行。
三、應(yīng)聘方式
1)有意向者,請將個人簡歷和相關(guān)支撐材料(PDF版)打包發(fā)送至郵箱
emma-ksh@xjtu.edu.cn;
2)郵件標題請注明“應(yīng)聘科研工作人員-崗位-姓名 ”;
3)通過簡歷篩選者將郵件和電話通知下一步面試安排,未通過者不再另行通知;
4)錄用者與西安交通大學科技與教育發(fā)展研究院簽署合同,相關(guān)政策見網(wǎng)站
http://kjjy.xjtu.edu.cn/;
5)此招聘公告有效期截止2021年12月31日,視簡歷投遞情況定期安排面試。
來源:
http://hr.xjtu.edu.cn/info/1048/7382.htm
為防止簡歷投遞丟失請抄送一份至:boshijob@126.com(郵件標題格式:應(yīng)聘職位名稱+姓名+學歷+專業(yè)+中國博士人才網(wǎng))
中國-博士人才網(wǎng)發(fā)布
聲明提示:凡本網(wǎng)注明“來源:XXX”的文/圖等稿件,本網(wǎng)轉(zhuǎn)載出于傳遞更多信息及方便產(chǎn)業(yè)探討之目的,并不意味著本站贊同其觀點或證實其內(nèi)容的真實性,文章內(nèi)容僅供參考。